Bloc comparateur phase/fréquence trois états
Ce bloc réalise la comparaison phase/fréquence de ses deux entrées événementielles.
Figure 1: Comparateur Phase/Frequence trois états à bascules D
A chaque événement l'état des sorties régulières peut changer
en fonction de son état précédent.
Lorsque les événements d'entrée sont synchronisés, l'état haut est
réalisé après un retard.
Ce bloc réalise l'algorithme quivant qui est un modèle dérivé de celui
trouvé dans [1].
Plus de descriptions concernant ce comparateur Phase/Frequence peut
être trouvé dans la référence [2].
- Lenght of anti-backlash pulse (0:No pulse/Length of pulse [s])
La durée de l'impulsion "anti-backlash". Si mis à 0 alors le port de sortie événementiel et le troisième port d'entrée événementiel du bloc disparaissent.
Propriétés : Type 'vec' de taille 1.
- toujours actif: non
- direct-feedthrough: non
- détection de passage à zéro: non
- mode: non
- sorties régulières:
- port 1 : taille [1,1] / type 1
- port 2 : taille [1,1] / type 1
- nombre des entrées évènementielles: 2
- nombre des sorties évènementielles: 0
- possède un état continu: non
- possède un état discret: oui
- possède un état objet: non
- nom de la fonction de calcul: cpf
- MODNUMCOS/macros/scicos_blocks/Pll/CPF_f.sci [voir code]
IRCOM Group Alan Layec
- 1
-
A. Demir, ``Analysis and simulation of noise in nonlinear electronic circuits
and system,'' Ph.D. dissertation, University of California, Berkeley, 1997.
- 2
-
M. Curtin and P. Brien, ``Phase-locked loops for high-frequency receivers and
transmitters,'' Analog Dialogue, vol. 33, 1999. [Online]. Available:
http://www.analog.com